top of page

NSL 製品シリーズ

半導体

​NSL製品情報

​​NSL Core
NSL Overture

NSL Coreは非商用利用についてはライセンスなし、無償、無保証でお使いいただけます。
ドキュメントページより​マニュアル、インストーラをダウンロード可能です。

商用利用ライセンスつきましては、​お問い合わせ​フォームよりお問い合わせください。
​またトレーニングも承りますのであわせてお問い合わせください。

NSL Core

NSLでコーディングしたファイルからRTL ((Verilog-HDL, VHDL)と機能検証モデル(SystemC)を合成出力するエンジンです。

動作環境

OS Windows10/Windows11
CPU 1GHz以上
​メモリ 8GB以上

NSL Overture

オブジェクト指向の開発手法であるUMLを用い RTLまで自動合成する UML to RTLを可能とします。
​専用UMLエディタとUML to RTL合成ツールによって構成されます。

専用UMLエディタは無償で使用いただけます。
​UML to RTL合成ツールにつきましてはお問い合わせください。

動作環境

OS Windows10/Windows11
CPU 1GHz以上
​メモリ 8GB以上

提供中の ​I P

4881522_s.jpg

IP

IP コア
​UML/NSLで開発したIPを提供しています。

①2D Video Display Controller (VDC)  
品名:CYNTHIA-II 
カメラ入力をバックグラウンド面とし、
最大5 画面のオンスクリーン画像の
重合わせ処理をするコアです.
・外部入力: カメラ(CCIR/ITU-656) か
   24bit RGB (YCbCr 方式)の1 画面
・優先順位設定機能付きの最大4 画面分の
フレームバッファによる描画
 面入力
・重合わせ処理:上下/左右の映像反転
   表示、画素または画面単位の
 64 段階半透明合成、カラーパレット
    表示、カラーキー/マスク処理
・映像出力: 24bit RGB 出力、
    QVGA(320×240)~XGA(1024×768)
   サイズ

②Video over IP    
MPEG TS動画音声ストリームをEthernetの
IPネットワークに送受信する
インターフェースブリッジ機能のコアです.
(主に業務用放送機器向け)
RTP/UDP, FEC (SMPTE2022)
対応TSパケットサイズ 188, 192, 204, 208
バイト
低遅延、低ジッタ
Xilinx Zynq用 (移植容易)

③UART Station    
実機/試作ボードで、デザインしたモデル
の挙動を観測,診断, 制御するための対話的
なデバッグ手段を実現するコアです.
ホストパソコンのシリアル端末から簡易
コマンドを発行すると、本IPコアがデザインしたモデル内部へのアクセスを代行
します.
シリアル(UART)端末でポーリング受信
したコマンド文字列を解析
グローバル・アドレスへのアクセス:
任意のAXIアドレスへの読み書きを代行
ローカル・アドレスへのアクセス:
ローカルアドレスを振った内部レジスタ
への読み書きを代行
プロンプト、エラーメッセージ、読み出し
値をシリアル(UART)端末に返信/表示
アドレス入力は16進数、データ入力は
10・16進数対応、出力表示は16進数
マルチクロックドメイン対応

bottom of page